Logo Passei Direto
Buscar

avaliação objetiva final eletronica

User badge image
Araùjo

em

Ferramentas de estudo

Questões resolvidas

Para o projeto de circuitos lógicos digitais, são muito utilizados os mapas de Karnaugh, cujo objetivo é fazer a simplificação de expressões Booleanas de uma forma simples, rápida e confiável. Os valores da tabela verdade do circuito são inseridos no mapa de Karnaugh específico, definido conforme a quantidade de variáveis de entrada do circuito. Num projeto de circuito lógico digital, pode existir uma situação chamada de condições irrelevantes.
Sobre o tema condições irrelevantes, analise as seguintes sentenças:
I- Quando alguma condição de valores das entradas não gera uma condição específica da saída (1 ou 0), o valor da saída é considerado como X (irrelevante).
II- As condições de entrada que geram saída com valor X (irrelevante) não devem ser transportadas para o mapa de Karnaugh, porque não servem para nada.
III- Quando existir no mapa de Karnaugh valores X, eles podem ser agrupados com os valores 1 (um) para obter agrupamentos maiores no mapa.
IV- Os valores X que estejam no mapa de Karnaugh precisam, todos, serem agrupados, porque não pode sobrar nenhum valor X sem agrupamento.
A As sentenças II e III estão corretas.
B As sentenças I e III estão corretas.
C As sentenças II e IV estão corretas.
D As sentenças I e IV estão corretas.

Material
details

Libere esse material sem enrolação!

Craque NetoCraque Neto

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

details

Libere esse material sem enrolação!

Craque NetoCraque Neto

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

details

Libere esse material sem enrolação!

Craque NetoCraque Neto

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

details

Libere esse material sem enrolação!

Craque NetoCraque Neto

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

details

Libere esse material sem enrolação!

Craque NetoCraque Neto

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

details

Libere esse material sem enrolação!

Craque NetoCraque Neto

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

details

Libere esse material sem enrolação!

Craque NetoCraque Neto

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

Questões resolvidas

Para o projeto de circuitos lógicos digitais, são muito utilizados os mapas de Karnaugh, cujo objetivo é fazer a simplificação de expressões Booleanas de uma forma simples, rápida e confiável. Os valores da tabela verdade do circuito são inseridos no mapa de Karnaugh específico, definido conforme a quantidade de variáveis de entrada do circuito. Num projeto de circuito lógico digital, pode existir uma situação chamada de condições irrelevantes.
Sobre o tema condições irrelevantes, analise as seguintes sentenças:
I- Quando alguma condição de valores das entradas não gera uma condição específica da saída (1 ou 0), o valor da saída é considerado como X (irrelevante).
II- As condições de entrada que geram saída com valor X (irrelevante) não devem ser transportadas para o mapa de Karnaugh, porque não servem para nada.
III- Quando existir no mapa de Karnaugh valores X, eles podem ser agrupados com os valores 1 (um) para obter agrupamentos maiores no mapa.
IV- Os valores X que estejam no mapa de Karnaugh precisam, todos, serem agrupados, porque não pode sobrar nenhum valor X sem agrupamento.
A As sentenças II e III estão corretas.
B As sentenças I e III estão corretas.
C As sentenças II e IV estão corretas.
D As sentenças I e IV estão corretas.

Prévia do material em texto

24/04/2026, 19:58 Avaliação Final (Objetiva) Individual A+ Alterar modo de visualização Peso da Avaliação 4,00 Prova 118975070 Qtd. de Questões 10 Acertos/Erros 9/1 Nota 9,00 1 [Laboratório Virtual Circuito com Lógica Booleana] Através da realização do laboratório, foi possível verificar o comportamento do LED utilizando um circuito com uma porta lógica OR (OU) e duas variáveis de entrada. Em um experimento real, muitas vezes não temos um circuito integrado que possui a porta necessária. Desta forma, é possível utilizar a autossuficiência das portas NAND (NÃO-E) e NOR (NÃO-OU) para criar um circuito que se comporte como uma OR. As portas lógicas NAND e NOR são autossuficientes e podem ser usadas para construir qualquer circuito lógico digital. Sobre o circuito que poderia substituir a porta OR utilizando a autossuficiência, assinale a alternativa CORRETA: A A porta OR pode ser obtida a partir do curto-circuito das entradas da porta Não-E. B São utilizadas três portas Não-E para conseguir uma porta OU (OR). Essa substituição é impossível dentro da eletrônica digital. D É necessário a utilização de apenas duas portas Não-E, resultando na obtenção da porta OU (OR). 2 Os circuitos sequenciais são formados por duas partes, sendo uma delas um circuito combinacional e a outra um circuito de memorização, realimentando a entrada do sistema a partir da saída dele. Os sistemas digitais podem operar no modo assíncrono ou no modo síncrono. Os Latches funcionam no modo assíncrono e os Flip-flops funcionam no modo síncrono. A respeito dos sistemas assíncronos e síncronos, assinale a alternativa CORRETA: A Nos sistemas assíncronos, as saídas de circuitos lógicos não podem mudar de estado a qualquer momento, em que uma ou mais entradas também mudam. B Nos sistemas síncronos, o momento exato em que uma saída pode mudar de estado é controlado por uma sequência de pulsos retangulares, denominada de Clock. Nos sistemas assíncronos, o momento exato em que uma saída pode mudar de estado é controlado por uma sequência de pulsos retangulares, denominada de Clock. D Nos sistemas síncronos, as saídas de circuitos lógicos podem mudar de estado a qualquer momento, em que uma ou mais entradas também mudam. about:blank 1/724/04/2026, 19:58 Avaliação Final (Objetiva) Individual 3 de Karnaugh é um método muito eficiente para simplificação de expressões booleanas. Ele utiliza a tabela verdade do sistema lógico, porém disposta em forma de mapas específicos, que variam conforme a quantidade de variáveis de entrada do sistema. Podem existir sistemas que tenham algumas situações de entradas que causam saídas irrelevantes, gerando as chamadas condições irrelevantes. AB CD 00 01 11 10 00 1 1 X 01 X 11 X 1 1 X 10 X 1 1 X Considerando mapa de Karnaugh os três agrupamentos apresentados, classifique V para as sentenças verdadeiras e F para as falsas: A solução pode ser expressa por S = AB + (A.D) ( ) A solução pode ser expressa por (A.D) + AB ( ) A solução pode ser expressa por (A.B) ( ) A solução pode ser expressa por (A.B) + AD Assinale a alternativa que apresenta a sequência CORRETA: A V-F-V-F. B F-F-V-V. V-V-F-F. D F-V-F-V. q COM AGRUPAMENTO(V ou F)Clique para baixar o anexo da questão 4 [Laboratório Virtual Circuito com Lógica Booleana] Um dos circuitos integrados (CIs) utilizados no experimento era o SN 74HC08N, o qual é composto por quatro portas AND de duas entradas cada. Ao projetar um circuito com portas lógicas, devemos verificar se o circuito integrado possui todas as about:blank 2/724/04/2026, 19:58 Avaliação Final (Objetiva) Individual portas lógicas necessárias ou se será necessário inserir um outro CI para atender aos requisitos do projeto. A figura apresenta um circuito lógico que será projetado: A AC c BC C c Sobre a utilização do circuito integrado para o projeto da figura, assinale a alternativa CORRETA: A Será possível construir o circuito lógico apresentando apenas com o CI SN 74HC08N, pois este componente também possui portas AND de três entradas. B Não será possível construir o circuito lógico apresentando apenas com o CI SN 74HC08N, pois esse componente não é composto por portas lógicas OR (OU) e nem portas NOT (Inversora). Será possível construir o circuito lógico apresentado apenas com o CI SN 74HC08N, pois esse componente possui todas as portas lógicas do circuito. D Serão necessários dois CIs SN 74HC08N para construir o circuito lógico apresentado, visto que as portas lógicas OR (OU) e nem portas NOT (Inversora) estarão presentes no segundo CI. 5 Para o projeto de circuitos lógicos digitais, são muito utilizados os mapas de Karnaugh, cujo objetivo é fazer a simplificação de expressões Booleanas de uma forma simples, rápida e confiável. Os valores da tabela verdade do circuito são inseridos no mapa de Karnaugh específico, definido conforme a quantidade de variáveis de entrada do circuito. Num projeto de circuito lógico digital, pode existir uma situação chamada de condições irrelevantes. Sobre o tema condições irrelevantes, analise as seguintes sentenças: I- Quando alguma condição de valores das entradas não gera uma condição específica da saída (1 ou 0), o valor da saída é considerado como X (irrelevante). II- As condições de entrada que geram saída com valor X (irrelevante) não devem ser transportadas para o mapa de Karnaugh, porque não servem para nada. III- Quando existir no mapa de Karnaugh valores X, eles podem ser agrupados com os valores 1 (um) para obter agrupamentos maiores no mapa. IV- Os valores X que estejam no mapa de Karnaugh precisam, todos, serem agrupados, porque não pode sobrar nenhum valor X sem agrupamento. Assinale a alternativa CORRETA: about:blank 3/724/04/2026, 19:58 Avaliação Final (Objetiva) Individual A As sentenças I e III estão corretas. B As sentenças II e IV estão corretas. As sentenças II e III estão corretas. D As sentenças I e IV estão corretas. Revisar Conteúdo do Livro 6 Um Flip-flop tem funcionamento muito semelhante a um Latch, mas tem uma diferença fundamental. Essa diferença é que transições nas saídas do Flip-flop só poderão ocorrer na borda de subida ou na borda de descida do sinal de clock aplicado. Portanto, os Flip-flops são circuitos que possuem funcionamento de forma síncrona, ou sincronizada com a transição do pulso de clock. CLK I 2 3 4 5 0 J K CLK Qf 0 0 0 Qa 0 1 0 K 0 1 0 1 1 1 Qa Q 0 Considerando a tabela verdade do Flip-flop JK, sensível à borda de descida, e diagrama de formas de onda apresentado, associe os itens, utilizando código a seguir: Primeira descida do pulso de clock. II- Segunda descida do pulso de clock. III- Terceira descida do pulso de clock. IV- Quarta descida do pulso de clock. Entradas J=0 e K=1 levando a saída Q para nível lógico 0 (força nível 0 na saída, ou Reset). ( ) Entradas J=0 e K=0 mantendo a saída Q no nível lógico 1 (mesmo nível anterior, ou memória). ( ) Entradas J=1 e K=0 levando a saída Q para nível lógico 1 (força nível 1 na saída, ou Set). ( ) Entradas J=1 e K=1 levando a saída Q para o nível lógico 1 (inverso ao nível anterior, ou inversão). Assinale a alternativa que apresenta a sequência CORRETA: A IV - III - II I. about:blank 4/724/04/2026, 19:58 Avaliação Final (Objetiva) Individual B I II III IV. II IV I III. D III II IV I. q 970400-EEA121-FORMAS DE ONDA FF JK(An Sentenças)Clique para baixar o anexo da questão 7 Na prática, as portas lógicas digitais são implementadas em dispositivos chamados circuitos integrados. Para isso, podem ser utilizadas algumas tecnologias distintas, gerando as chamadas famílias lógicas. As duas famílias lógicas mais conhecidas são a TTL e a CMOS, que possuem estruturas internas e características técnicas diferentes. Uma das características técnicas importantes das famílias lógicas é o Fan-out. Com relação ao conceito de Fan-out, assinale a alternativa CORRETA: A Fan-out é o parâmetro que determina a quantidade mínima de entradas de portas lógicas que podem ser ligadas numa mesma saída, considerando portas da mesma família lógica digital. B Fan-out é o parâmetro que determina a quantidade máxima de entradas de portas lógicas que podem ser ligadas numa mesma saída, considerando portas da mesma família lógica digital. Fan-out é o parâmetro que determina a quantidade máxima de saídas de portas lógicas que podem ser ligadas numa mesma entrada, considerando portas da mesma família lógica digital. D Fan-out é o parâmetro que determina a quantidade mínima de saídas de portas lógicas que podem ser ligadas numa mesma entrada, considerando portas da mesma família lógica digital. 8 As operações ou funções lógicas propostas pela álgebra booleana são implementadas na prática através da utilização das Portas Lógicas, que são elementos da Eletrônica Digital. As portas lógicas secundárias são aquelas que desempenham as funções lógicas NAND, NOR, XOR e XNOR. Considerando as portas lógicas secundárias, associe os itens, utilizando o código a seguir: I- Porta lógica NAND (NE). II- Porta lógica NOR (NOU). III- Porta lógica XOR (XOU). IV- Porta lógica XNOR (XNOU). ( ) A saída dessa porta lógica terá nível lógico (zero) se pelo menos uma das entradas tiver nível lógico 1. A saída dessa porta lógica terá nível lógico 1 (um) quando as duas entradas tiverem os seus valores lógicos iguais. ( ) A saída dessa porta lógica terá nível lógico 1 (um) quando as duas entradas tiverem os seus valores lógicos diferentes. A saída dessa porta lógica terá nível lógico 1 (um) se pelo menos uma das entradas tiver nível lógico 0. Assinale a alternativa que apresenta a sequência CORRETA: A II - III - IV - I. about:blank 5/724/04/2026, 19:58 Avaliação Final (Objetiva) Individual B I IV III II. I III IV - II. D II IV - III I. 9 Os contadores são circuitos digitais construídos a partir de determinados arranjos de Flip-flops. Os contadores mudam seus estados de saída sob o comando de um clock e conforme uma sequência predeterminada, conforme as necessidades do projeto. Podem ser classificados como contadores assíncronos ou síncronos, e são utilizados em diversas aplicações como divisores de frequência, medidores de frequência, contadores de tempo, geradores de formas de onda, entre outras. Acerca dos contadores assíncronos, observando a figura apresentada e considerando que no início todas as saídas Q estão em nível lógico 0 (zero), analise as sentenças: Q0 Q1 Q2 1 TO Q0 T1 Q1 T2 Q2 Clock Q0 Q1 Q2 Clr Clr Clr I- As entradas Clr (Clear) dos Flip-Flops são ativadas em nível lógico 0 (zero), e isso poderá acontecer quando todas as 3 (três) entradas da porta NAND estiverem com nível lógico 0 (zero). II- As entradas Clr (Clear) dos Flip-Flops são ativadas em nível lógico 0 (zero), e isso poderá acontecer quando todas as 3 (três) entradas da porta NAND estiverem com nível lógico 1 (um). III- contador assíncrono vai contar de 0 (zero) até 5 na sequência binária 000, 001, 010, 011, 100, 101 (Q2=MSB, Q1 e Q0=LSB), e, chegando no 110 (6) será resetado, reiniciando a contagem. IV- contador assíncrono vai contar de 0 (zero) até 6 na sequência binária 000, 001, 010, 011, 100, 101, 110 (Q2=MSB, Q1 e Q0=LSB), e, chegando no 111 (7) será resetado, reiniciando a contagem. Assinale a alternativa CORRETA: A As sentenças II e IV estão corretas. As sentenças I e III estão corretas. about:blank 6/724/04/2026, 19:58 Avaliação Final (Objetiva) Individual As sentenças I e IV estão corretas. D As sentenças II e III estão corretas. q 970628-EEA121 CONTADOR ASSÍNCRONO ATÉ 5 (An Sentenças)Clique para baixar o anexo da questão 10 Na área da computação, as operações aritméticas com números binários desempenham um papel fundamental e têm uma ampla gama de aplicações, abrangendo desde cálculos matemáticos até o funcionamento de sistemas digitais. sistema binário, que utiliza apenas os algarismos e 1, possui regras distintas das operações realizadas com números decimais. Para evitar erros e assegurar a precisão dos resultados, é essencial possuir um sólido conhecimento das regras e dos procedimentos envolvidos nessas operações. Com relação às operações aritméticas com números binários, classifique V para as sentenças verdadeiras e F para as falsas: A soma de dois números binários sempre resulta em um número binário. A subtração de dois números binários sempre resulta em um número binário. A multiplicação de dois números binários sempre resulta em um número binário. A divisão de dois números binários sempre resulta em um número binário, somente divisão exata. Assinale a alternativa que apresenta a sequência CORRETA: A V-F-F-V. B F-F-F-V. V-F-V-V. D V-V-V-F. Imprimir about:blank 7/7

Mais conteúdos dessa disciplina