Logo Passei Direto
Buscar

Desempenho em Circuitos Digitais

User badge image
diego sousa

em

Ferramentas de estudo

Questões resolvidas

Material
páginas com resultados encontrados.
páginas com resultados encontrados.
details

Libere esse material sem enrolação!

Craque NetoCraque Neto

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

details

Libere esse material sem enrolação!

Craque NetoCraque Neto

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

details

Libere esse material sem enrolação!

Craque NetoCraque Neto

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

details

Libere esse material sem enrolação!

Craque NetoCraque Neto

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

details

Libere esse material sem enrolação!

Craque NetoCraque Neto

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

details

Libere esse material sem enrolação!

Craque NetoCraque Neto

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

Questões resolvidas

Prévia do material em texto

Você acertou 4 de 5 questões
Verifique o seu desempenho e continue treinando! Você pode
refazer o exercício quantas vezes quiser.
Verificar Desempenho
A
B
C
1 Marcar para revisão
No circuito apresentado na figura, os valores de   nos
instantes  ,  e   são respectivamente: 
Q
t1 t2 t3
0, 1 e 0 
1, 0 e 1  
0, 1 e 1 
Questão 1 de 5
Corretas (4)
Em branco (1)
1 2 3 4 5
Lista de exercícios Flip-flops Sair
D
E
A
B
C
D
E
0, 0 e 1 
1, 1 e 0 
Resposta correta
Parabéns, você selecionou a alternativa correta.
Confira o gabarito comentado!
Gabarito Comentado
A resposta correta é: 0, 0 e 1.
2 Marcar para revisão
Em circuitos digitais, a precisão na transição de estados é vital.
Os flip-flops JK são projetados para eliminar a ambiguidade dos
estados, introduzindo flexibilidade e controle na síntese de
circuitos lógicos, graças à sua habilidade em alternar estados.
Qual característica permite ao flip-flop JK evitar a condição de
indecisão presente em outros flip-flops?
Entrada de habilitação
Feedback positivo
Capacidade de alternância
Entradas de set e reset
Controle de clock
A
B
C
Questão não respondida
Opa! A alternativa correta é a letra C. Confira o
gabarito comentado!
Gabarito Comentado
A característica distintiva do flip-flop JK é sua capacidade
de alternância, permitindo-lhe mudar de estado cada vez
que o pulso de clock é aplicado, evitando assim a
ambiguidade de estados indesejados. Isso o diferencia de
outros flip-flops, onde condições específicas podem levar a
indecisões.
3 Marcar para revisão
Qual é o nome do dispositivo representado na figura abaixo:
Flip-flop T
Latch D
Flip-flop D
D
E
Flip-flop JK
Latch RS
Resposta correta
Parabéns, você selecionou a alternativa correta.
Confira o gabarito comentado!
Gabarito Comentado
A resposta correta é: Flip-flop T
4 Marcar para revisão
Seja o circuito abaixo com as entradas expressas pela tabela:
A sequência da saída   de   até   é: Q t1 t5
A
B
C
D
E
Indeterminado, 0, 1, 1 e 1  
Indeterminado, 1, 0, 0 e 0  
1, 1, 1, 1 e 0 
1, 0, 1, 1 e 0 
0, 0, 1, 0 e 0 
Resposta correta
Parabéns, você selecionou a alternativa correta.
Confira o gabarito comentado!
Gabarito Comentado
A resposta correta é: 1, 1, 1, 1 e 0.
5 Marcar para revisão
A respeito do flip-flop considere as seguintes afirmações:
I- Se o flip-flop se comporta como um flip-flop T
II- A saída muda de estado sempre que ocorre o bordo
apropriado do sinal de relógio e 
III- Pode ser implementado colocando em curto as entradas e
 de um flip-flop 
Estão corretas:
D
D =
¯̄¯̄
Q
D = 1
J
K JK
A
B
C
D
E
Apenas as afirmações II e III
Nenhuma das afirmações
Apenas a afirmação II
Apenas a afirmação I
Apenas a afirmação III
Resposta correta
Parabéns, você selecionou a alternativa correta.
Confira o gabarito comentado!
Gabarito Comentado
As afirmações apresentadas na questão estão todas
incorretas. A afirmação I está errada porque quando \(D =
\overline{Q}\), o flip-flop D não se comporta como um flip-
flop T. A afirmação II também está incorreta, pois a saída do
flip-flop D não muda de estado sempre que ocorre o bordo
apropriado do sinal de relógio e \(D = 1\). Por fim, a
afirmação III está errada porque o flip-flop D não pode ser
implementado colocando em curto as entradas \(J\) e \(K\)
de um flip-flop \(JK\). Portanto, nenhuma das afirmações
está correta.

Mais conteúdos dessa disciplina