Logo Passei Direto
Buscar

ELETRÔNICA DIGITAL simu 1

User badge image
William

em

Ferramentas de estudo

Questões resolvidas

A figura, a seguir, ilustra um multiplexador de 4 entradas para 1 saída e o mapa de Karnaugh a ser implementado para o sinal W através do circuito. Os sinais S1 e S0 são as entradas de controle do integrado, onde S1 representa o bit mais significativo. O bloco tracejado deverá conter os circuitos que conectarão os sinais de X e Y às entradas do multiplexador.
A fim de reproduzir o mapa de Karnaugh, qual é a expressão booleana do circuito que será conectado ao pino IP2?
X+Y
X¯¯̄̄ Y
XY
X⊕Y
¯¯̄̄¯̄̄¯̄̄¯̄̄¯̄ X⊕Y

Para as Olimpíadas de 2016 foi encomendado o projeto do circuito de controle de um placar eletrônico para os jogos de basquete. Tal circuito é apresentado no esquema a seguir, onde o contador de 8 bits armazena o número de pontos de uma determinada equipe. O contador inicia a partida zerado e é incrementado a cada pulso de clock (CLK), sempre que estiver com a entrada de enable (ENB) ativa.
De acordo com o diagrama de estados anterior, a expressão lógica booleana que deve ser empregada para produzir o sinal de controle D 1 é:
Q1¯¯̄̄ Q0+¯¯̄̄ Q0X0
Q1¯¯̄̄ Q0X0+¯¯̄̄ Q0X1
¯¯̄̄ Q1Q0+¯¯̄̄ Q0X0
¯¯̄̄ Q1¯¯̄̄ Q0X1+Q1Q0
¯¯̄̄ Q1¯¯̄̄ Q0+Q1X1¯¯̄̄ X0

Um determinado sistema digital utiliza oito bits para representar números inteiros e é utilizado o complemento dois para representar os números negativos.
Dados dois números inteiros com sinal, A = 1001 1101 e B = 0010 0111, o resultado da soma A + B realizada por esse sistema, em decimal, é:
66
20
196
-66
188

Material
páginas com resultados encontrados.
páginas com resultados encontrados.
left-side-bubbles-backgroundright-side-bubbles-background

Crie sua conta grátis para liberar esse material. 🤩

Já tem uma conta?

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

left-side-bubbles-backgroundright-side-bubbles-background

Crie sua conta grátis para liberar esse material. 🤩

Já tem uma conta?

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

left-side-bubbles-backgroundright-side-bubbles-background

Crie sua conta grátis para liberar esse material. 🤩

Já tem uma conta?

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

left-side-bubbles-backgroundright-side-bubbles-background

Crie sua conta grátis para liberar esse material. 🤩

Já tem uma conta?

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

left-side-bubbles-backgroundright-side-bubbles-background

Crie sua conta grátis para liberar esse material. 🤩

Já tem uma conta?

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

left-side-bubbles-backgroundright-side-bubbles-background

Crie sua conta grátis para liberar esse material. 🤩

Já tem uma conta?

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

left-side-bubbles-backgroundright-side-bubbles-background

Crie sua conta grátis para liberar esse material. 🤩

Já tem uma conta?

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

left-side-bubbles-backgroundright-side-bubbles-background

Crie sua conta grátis para liberar esse material. 🤩

Já tem uma conta?

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

left-side-bubbles-backgroundright-side-bubbles-background

Crie sua conta grátis para liberar esse material. 🤩

Já tem uma conta?

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

left-side-bubbles-backgroundright-side-bubbles-background

Crie sua conta grátis para liberar esse material. 🤩

Já tem uma conta?

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

Questões resolvidas

A figura, a seguir, ilustra um multiplexador de 4 entradas para 1 saída e o mapa de Karnaugh a ser implementado para o sinal W através do circuito. Os sinais S1 e S0 são as entradas de controle do integrado, onde S1 representa o bit mais significativo. O bloco tracejado deverá conter os circuitos que conectarão os sinais de X e Y às entradas do multiplexador.
A fim de reproduzir o mapa de Karnaugh, qual é a expressão booleana do circuito que será conectado ao pino IP2?
X+Y
X¯¯̄̄ Y
XY
X⊕Y
¯¯̄̄¯̄̄¯̄̄¯̄̄¯̄ X⊕Y

Para as Olimpíadas de 2016 foi encomendado o projeto do circuito de controle de um placar eletrônico para os jogos de basquete. Tal circuito é apresentado no esquema a seguir, onde o contador de 8 bits armazena o número de pontos de uma determinada equipe. O contador inicia a partida zerado e é incrementado a cada pulso de clock (CLK), sempre que estiver com a entrada de enable (ENB) ativa.
De acordo com o diagrama de estados anterior, a expressão lógica booleana que deve ser empregada para produzir o sinal de controle D 1 é:
Q1¯¯̄̄ Q0+¯¯̄̄ Q0X0
Q1¯¯̄̄ Q0X0+¯¯̄̄ Q0X1
¯¯̄̄ Q1Q0+¯¯̄̄ Q0X0
¯¯̄̄ Q1¯¯̄̄ Q0X1+Q1Q0
¯¯̄̄ Q1¯¯̄̄ Q0+Q1X1¯¯̄̄ X0

Um determinado sistema digital utiliza oito bits para representar números inteiros e é utilizado o complemento dois para representar os números negativos.
Dados dois números inteiros com sinal, A = 1001 1101 e B = 0010 0111, o resultado da soma A + B realizada por esse sistema, em decimal, é:
66
20
196
-66
188

Prévia do material em texto

Disc.: ELETRÔNICA DIGITAL   
		1a
          Questão
	Acerto: 0,2  / 0,2
	
	Qual o resultado, em decimal, da operação 11011012 −4A16?
		
	
	23
	
	30
	 
	35
	
	15
	
	42
	
	Explicação:
A resposta correta é: 35.
	
		2a
          Questão
	Acerto: 0,2  / 0,2
	
	A figura, a seguir, ilustra um multiplexador de 4 entradas para 1 saída e o mapa de Karnaugh a ser implementado para o sinal W através do circuito. Os sinais S1 e S0 são as entradas de controle do integrado, onde S1 representa o bit mais significativo. O bloco tracejado deverá conter os circuitos que conectarão os sinais de X e Y às entradas do multiplexador. A fim de reproduzir o mapa de Karnaugh, qual é a expressão booleana do circuito que será conectado ao pino IP2?
		
	
	X+Y 
	
	X¯¯¯¯Y
	
	XY
	 
	X⊕Y
	
	¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯X⊕Y
	
	
	Explicação:
A resposta correta é: X⊕Y
	
		3a
          Questão
	Acerto: 0,2  / 0,2
	
	Seja o circuito abaixo com as entradas expressas pela tabela:
A sequência da saída Q de t1 até t5 é: 
		
	 
	1, 1, 1, 1 e 0 
	
	Indeterminado, 1, 0, 0 e 0  
	
	1, 0, 1, 1 e 0 
	
	Indeterminado, 0, 1, 1 e 1  
	
	0, 0, 1, 0 e 0 
	
	
	Explicação:
A resposta correta é: 1, 1, 1, 1 e 0.
	
		4a
          Questão
	Acerto: 0,2  / 0,2
	
	Para as Olimpíadas de 2016 foi encomendado o projeto do circuito de controle de um placar eletrônico para os jogos de basquete. Tal circuito é apresentado no esquema a seguir, onde o contador de 8 bits armazena o número de pontos de uma determinada equipe. O contador inicia a partida zerado e é incrementado a cada pulso de clock (CLK), sempre que estiver com a entrada de enable (ENB) ativa.
O circuito lógico combinacional responsável por produzir os sinais D1 e D0 dos flip-flops recebe como entrada uma palavra binária de dois bits (X1X0), que representa o número de pontos da cesta que deve ser computado no placar. Assim, se X1X0= 10, por exemplo, o contador deverá ser incrementado duas vezes. Dessa forma, o circuito anterior deverá operar de acordo com o diagrama de estados apresentado a seguir, em que o número dentro de cada círculo representa o estado Q1Q0 dos flip-flops.
De acordo com o diagrama de estados anterior, a expressão lógica booleana que deve ser empregada para produzir o sinal de controle D1 é:
		
	
	Q1¯¯¯¯¯¯¯Q0+¯¯¯¯¯¯¯Q0X0
	
	Q1¯¯¯¯¯¯¯Q0X0+¯¯¯¯¯¯¯Q0X1
	
	¯¯¯¯¯¯¯Q1Q0+¯¯¯¯¯¯¯Q0X0
	 
	¯¯¯¯¯¯¯Q1¯¯¯¯¯¯¯Q0X1+Q1Q0
	
	¯¯¯¯¯¯¯Q1¯¯¯¯¯¯¯Q0+Q1X1¯¯¯¯¯¯¯X0
	
	
	Explicação:
Resposta correta: ¯¯¯¯¯¯¯Q1¯¯¯¯¯¯¯Q0X1+Q1Q0�1¯�0¯�1+�1�0
	
		5a
          Questão
	Acerto: 0,2  / 0,2
	
	A faixa de endereços mapeada pela memória abaixo é:
 
 
 
		
	 
	6800h a 6BFFh
	
	9400h a 97FFh
	
	9400h a 95FFh
	
	6800h a 6FFFh
	
	6800h a 69FFh
	
	
	Explicação:
Resposta correta: 6800h a 6BFFh
	
		6a
          Questão
	Acerto: 0,2  / 0,2
	
	A figura ilustra o circuito digital que gera o sinal W a partir dos sinais binários X, Y e Z. A expressão booleana do sinal W em função de X, Y e Z é:
 
		
	
	¯¯¯¯¯X¯¯¯¯Y+Y¯¯¯¯Z�¯�¯+��¯
	
	X(Y+Z)�(�+�)
	
	¯¯¯¯¯X¯¯¯¯Y+YZ�¯�¯+��
	
	X(¯¯¯¯Y+Z)�(�¯+�)
	 
	X¯¯¯¯Y+Y¯¯¯¯Z��¯+��¯
	
	
	Explicação:
A resposta correta é: X¯¯¯¯Y+Y¯¯¯¯Z��¯+��¯
	
		7a
          Questão
	Acerto: 0,0  / 0,2
	
	Um determinado sistema digital utiliza oito bits para representar números inteiros e é utilizado o complemento dois para representar os números negativos. Dados dois números inteiros com sinal, A = 1001 1101 e B = 0010 0111, o resultado da soma A + B realizada por esse sistema, em decimal, é:
		
	 
	196
	
	20
	
	-66
	 
	188
	
	66
	
	
	Explicação:
    1 0 0 1 1 1 0 1
+  0 0 1 0 0 1 1 1
_______________
    1 0 1 1 1 1 0 0
 
Agora, convertendo de número binário para decimal, temos 188.
	
		8a
          Questão
	Acerto: 0,2  / 0,2
	
	Qual é o nome do dispositivo representado na figura abaixo:
 
		
	
	Latch D�
	
	Latch RS��
	
	Flip-flop D�
	
	Flip-flop JK��
	 
	Flip-flop T�
	
	
	Explicação:
A resposta correta é: Flip-flop T�
	
		9a
          Questão
	Acerto: 0,2  / 0,2
	
	A figura a seguir ilustra um contador síncrono de três bits. Inicialmente, o nível lógico das três saídas o circuito, bits A, B e C, são iguais a zero. Após aplicação e três pulsos e clock, o sinal presente nas saídas do contador na sequência ABC, será:
		
	 
	101
	
	110
	
	100
	
	111
	
	010
	
	
	Explicação:
Resposta correta: 101
	
		10a
          Questão
	Acerto: 0,0  / 0,2
	
	Essa memória pode ser programada uma única vez, mas não possui barramento de endereços, e sim um contador que vai incrementando o endereço automaticamente conforme os sinais de controle.
 
O trecho acima se refere a uma memória:
		
	
	PROM
	 
	SPROM
	
	SRAM
	 
	FLASH
	
	DRAM
	
	
	Explicação:
Resposta correta: SPROM

Mais conteúdos dessa disciplina